跳转至
计算机组成原理(2024 年)
教学视频
正在初始化搜索引擎
计算机组成原理(2024 年)
简介
前言
概览
实验1 汇编语言与监控程序
实验1 汇编语言与监控程序
硬件平台模拟环境
监控程序和终端程序
RISC-V 指令概况
RISC-V 汇编语言程序的调试
实验内容
实验2 Vivado 实验之 ALU 和寄存器堆实验
实验2 Vivado 实验之 ALU 和寄存器堆实验
SystemVerilog 语言
通过例子学硬件描述语言
通过例子学硬件描述语言
总述
加法器
按钮开关
秒表
计数器
无状态仲裁器
循环优先级仲裁器
代码规范
仿真
Vivado 使用入门
云实验平台使用指南
实验平台的顶层项目
Vivado 开发环境中的仿真
实验内容
教学视频
实验3 总线实验之 SRAM 控制器实验
实验3 总线实验之 SRAM 控制器实验
SRAM
Wishbone 总线协议
Wishbone SRAM 控制器
三态门
实验内容
实验4 总线实验之内存串口实验
实验4 总线实验之内存串口实验
串口
Wishbone 串口控制器
Wishbone Master 实现
实验内容
实验5 处理器实验
实验5 处理器实验
共通 - 处理器实验概述
共通 - 程序和二进制文件
共通 - 多周期 v.s. 流水线
多周期 CPU 的设计与实现
流水线 CPU 的设计和实现
流水线 CPU 的设计与实现 - 仲裁器
流水线 CPU 的设计与实现 - 气泡和冲刷流水线
共通 - SoC 设计
实验内容
大实验 五级流水线 RISC-V 处理器
大实验 五级流水线 RISC-V 处理器
实验内容
选做实验1 Vivado 实验之计数器实验(复习硬件描述语言与云平台)
选做实验1 Vivado 实验之计数器实验(复习硬件描述语言与云平台)
实验内容
教学视频
附录 1 - 常见 IP 核使用
附录 1 - 常见 IP 核使用
IP 核简介
PLL
Block RAM
ILA
运算部件
例子 - 复杂ALU
附录 2 - 大实验进阶
附录 2 - 大实验进阶
进阶实验概述
进阶功能提示
中断异常实现提示
页表实现提示
uCore 挑战实验
uCore 挑战实验
概述
编译和运行
实验步骤
关于 SBI
调试技巧
常见问题
附录 3 - 处理器调试
附录 3 - 处理器调试
调试思路与测试用例
错误速查检查单
常见问题(2024)
常见问题(2023)
常见问题(2022)
常见问题(2021)
常见问题(2020)
选做实验 1 教学视频
如果以上视频无法播放,也可前往
实验网盘
观看。
最后更新:
2024年9月8日
作者:
Ziang Liu